Главная » Новости » Новости САПР » Новый выпуск пакета разработки SoC содержит интегратор IP-блоков и улучшения высокоуровневого синтеза
Новости САПР
10 апреля 2013
Новый выпуск пакета разработки SoC содержит интегратор IP-блоков и улучшения высокоуровневого синтеза
Компания Xilinx анонсировала два главных инструмента повышения производительности, входящих в новый выпуск пакета разработки Vivado™ Design Suite. Выпуск Vivado Design Suite 2013.1 включает новое рабочее окружение проектирования IP-блоков, ускоряющее выполнение этапа интеграции системы, и всеобъемлющий набор библиотек для ускорения С/С++-проектирования на системном уровне и высокоуровневого синтеза (high-level synthesis, HLS).
Vivado IP Integrator (IPI) ускоряет интеграцию RTL, Xilinx® IP, IP-блоков сторонних разработчиков и C/C++-синтезированных IP-блоков. Основан на таких промышленных стандартах, как ARM® AXI (создание межсоединений) и IP-XACT (упаковка IP-блоков). IP Integrator — независимое от конкретного устройства и платформы интерактивное графическое и скриптовое рабочее окружение — поддерживает IP-независимое автоматизированное создание AXI-соединений, генерацию подсистемы IP в один клик, проверку правил DRC в режиме реального времени, мощные инструменты отладки.
Библиотеки высокоуровневого синтеза Vivado HLS libraries содержат поддержку промышленного стандарта операций с плавающей запятой (math.h) и функции обработки видео в реальном времени (интегрированы в рабочее окружение OpenCV). Итоговое решение позволяет до 100 раз ускорить C/C++-алгоритмы посредством реализации ускорения на аппаратном уровне. Одновременно Vivado HLS ускоряет этап реализации и поверки системы до 100 раз по сравнению с RTL-маршрутом проектирования.
Дополнительная информация — www.xilinx.com/vivado.
По материалам www.globalsmt.net со ссылкой на www.xilinx.com.
|